6502 merge FPGA (din nou) (din nou)

, în timp ce nu a existat o lipsă de recreații bazate pe FPGA de procesoare tradiționale, ne bucurăm întotdeauna de o nouă abordare. Luna trecută [unele ansambluri necesare] a preluat dificultatea de a recrea un computer tradițional de la sol, precum și a început cu o implementare de 6502 în Verilog. Puteți vedea în cel de-al doilea videoclip de mai jos încât a făcut o mare dezvoltare, precum și există în mod evident mai multe videoclipuri care vor veni.

Direcția ROL este subiectul celui de-al doilea videoclip. Ne-a plăcut abordarea de a privi ceea ce face direcția, cât și exact câte cicluri este nevoie de diferite variante Este întotdeauna minunat să vă asigurați că înțelegeți exact ceea ce încercați să obțineți înainte de a începe.

De asemenea, dorim ca tutorialul să utilizeze câteva dintre cele mai fascinante caracteristici ale Vivado, cum ar fi verificarea automată. Chiar dacă sunteți cu experiență cu Verilog, există câteva sfaturi excelente aici.

În cele din urmă, el este încă o metodă excelentă din obiectivul său final, dar se pare că va ajunge acolo, precum și că ne vom gândi să vedem restul seriei video așa cum se termină.

6502 este o țintă proeminentă de retroomportare. Unul dintre instrumentele pe care le utilizează acest loc de muncă este Visual 6502 pe care l-am acoperit înainte. Această simulare exactă are ARM1, precum și 6800 ținte.

Leave a Reply

Your email address will not be published. Required fields are marked *

Related Post